Ⅰ 怎麼把multisim的原理圖導入到protel中設計pcb板圖
multisim的原理圖導入到protel中設計pcb還是比較麻煩的:
multisim是個模擬軟體,先利用Mutisim10模擬電路生成網表。
將生成的網表修改後導入ProtelDXP。
如果想轉換為PCB,放置器件時為每一個器件匹配封裝。
對模擬電路進行處理:添加電源(VCC) 、地線(GND) 、輸入、輸出端的連接點,去掉測量用的儀器儀表。
詳細步驟見附件。
Ⅱ ad10畫的原理圖和PCB怎麼用ISIS 7 professional模擬
ad10 和 SIS 7 professional 是兩個不同的軟體,並不是一個公司的軟體,原理圖或模擬圖是不兼容的。
因此,用ad10畫的原理圖和PCB 是不能用ISIS 7 professional 模擬的。兩者毫無關系。
要模擬,必須要在Proteus中 畫模擬圖。
Ⅲ 如何在protues中導入ad原理圖並模擬
你要是不嫌麻煩可以說先把AD的轉成DSN後綴的文件。再用proteus打開
Proteus軟體是英國LabCenterElectronics公司出版的EDA工具軟體。它不僅具有其它EDA工具軟體的模擬功能,還能模擬單片機及外圍器件。它是比較好的模擬單片機及外圍器件的工具。雖然國內推廣剛起步,但已受到單片機愛好者、從事單片機教學的教師、致力於單片機開發應用的科技工作者的青睞。
Proteus是英國著名的EDA工具(模擬軟體),從原理圖布圖、代碼調試到單片機與外圍電路協同模擬,一鍵切換到PCB設計,真正實現了從概念到產品的完整設計。是世界上唯一將電路模擬軟體、PCB設計軟體和虛擬模型模擬軟體三合一的設計平台,其處理器模型支持8051、HC11、PIC10/12/16/18/24/30/DSPIC33、AVR、ARM、8086和MSP430等,2010年又增加了Cortex和DSP系列處理器,並持續增加其他系列處理器模型。在編譯方面,它也支持IAR、Keil和MATLAB等多種編譯器。
Ⅳ 怎麼把制Multisim 的原理圖導入altium designer
1、直接把制Multisim的原理圖在altium designer上打開,通過滑鼠右鍵點擊編譯按鈕。
Ⅳ 怎樣為quartus原理圖添加modelsim模擬功能.僅供初哥初姐參考
1步:查閱<<基於模型設計(qsys篇)>>8頁,原來要將a家庫建在modelsim安裝目錄中:
我的modelsim給默認裝在c:\Mentor@Graphics內,在其中建了altera_fang模擬庫目錄。
運行——〉vsim,接著cd C:/MentorGraphics/altera_fang,回車。點菜單File——〉New——〉Library,將上欄默認的work改成primitive
注意到modelsim反饋了信息:「# Copying C:\MentorGraphics\win32/../modelsim.ini to modelsim.ini」。查看新建庫目錄,果然多了個modelsim.ini文件。
突然想起原來剛讀此段時v和vhdl兩個庫的糾結,果斷刪除並新建兩個子目錄altera_fangv,altera_fangvhdl,然後ls一下:
ls
# altera_fangv/
# altera_fangvhdl/
# modelsim.ini
# primitive/,先編譯常用的verilog庫:cd altera_fangv,建元素V庫後找到quartus庫文件藏的目錄D:\altera\11.1\quartus\eda\sim_lib:點擊編譯:
依葫蘆畫瓢,依次建庫編譯,有點累:altera_mf_v,220model_v,cyclone_v,cycloneii_v,stratix_v,stratixii_v,對應文件名為:altera_mf.v,220model.v,cyclone_atom.v,cycloneii_atom.v,stratix_atom.v,stratixii_atom.v;
這些是我買的老闆的fpga 型號,現在可能有點古舊了,據傳13版就不支持了。然後是關鍵一步:
修改modelsim安裝目錄下的ini文件,去掉只讀屬性,添加此a家庫進系統庫,不重裝系統就不用每次忘記添加它了;然後打開modelsim就出來了:
誰知一無縫模擬,出現錯誤:
# ** Error: D:/fft3/lpm_mult0.vhd(39): Library altera_mf not found.
# ** Error: D:/fft3/lpm_mult0.vhd(40): (vcom-1136) Unknown identifier "altera_mf".
# ** Error: D:/fft3/lpm_mult0.vhd(42): VHDL Compiler exiting
# ** Error: C:/MentorGraphics/win32/vcom failed.
看來從網上下的fft3項目用的lpm是默認的vhdl格式,先記下其參數後,按其原參數重新選用verilog格式的lpm。不報錯了。但沒出來波形。怎麼回事?沒有設置測試向量嗎?查網路知道,原來:
「產生testbench 的步驟: processing -> start -> start testbench template writer 然後quartus II會自動編譯生成testbench模板的
」我的項目中激勵就是個時鍾,填寫模板就該行了。試試。。。
(繼續)
在經歷了夜半3點不眠狂搜加天明悶聲狂試後。我投子了,看來quartus真的不能象saber,pspice一樣原理圖直接模擬,哪怕用modelsim助力:
規規矩矩把頂層原理圖轉乘.v,然後在項目中把原理圖換成它,別忘了重新設其為頂層。嗚呼。。。才出來波形。a家的軟體q東東真讓我等初哥寒心啊。
兩個插曲:
1-testbench設置時,注意三個名字可以不同,但第一個名字不要帶.vt擴展名;「i1」要加進去。
2-由於li¥cense,飄紅時,還是把峻a龍的nios行改成你用的ip號行。起碼11
1sp2可用。
Ⅵ 怎樣把99的原理圖轉到multisim7中模擬
直接在multisim7中畫吧,很方便的
Ⅶ proteus7.8怎麼把原理圖導入pcb
咨詢記錄 · 回答於2021-10-24
Ⅷ 用protel畫出原理圖用什麼軟體模擬
把原理圖導入到與protel兼容的Altium Designer Summer 09中,用其集成的模擬軟體模擬;
或用第三方軟體:Multisim模擬。