A. 什么软件来编写verilog言语
你想问的是槐答用什么来编译verilog吧?
编写verilog可以用任何文本编辑器,比如windows下的记事本、ultraedit,linux下的emacs、vi等。
编译verilog当然最流行空明侍斗吵的莫过于synopsys的VCS和cadence的NC-verilog了,如果自己要练习的话,可以装modelsim或者activeDHL,因为它们的lisence很容易得到:)
B. specture verilog需要什么软件
1、 对要用 verilog 进行仿真的数字单元,新建 functional也可以为verilog
2、 编辑数字单元的 functional
3、 在要进行数模混合仿真的电路 cell 下,新建配置文件 config
4、 配置文件 config 建立后,自动弹出初始化配置窗口。单击 Browse,将 config 文件链接到 要数模混合仿真的电路原理图文件,点击 OK 保存。
5、 点击 Use Template… 选择要数模混合仿真的模板,这里选择 spectreVerilog。单击 OK 完
6、 对要数模混合仿真的电路进行配置。如下,将 sample 库内的数字单元设置用 verilog 仿 真,在 view found 栏内显示 functional,表示其已经设置成数字仿真。如果需要用模拟 仿真,右击此栏,弹出如下子窗口,选择用 schematic。
7、 配置完成后单击保存,退出配置窗口。双击 config 弹出如下窗口,上面表示打开宴颤配置文 件,下面表示亮亏打开原理图文件,这里已经配置完成,只打开原理图文件。
8、 打开电路原理图后,点击 tools‐> analog enviroment,弹出仿真对话框,点击 setup,选 择 simulator/Directory/Host…
9、 弹出选择仿真器窗口,在 simulator 栏内选择 spectreverilog 作为仿真工具,点击 OK。自 动载入数模混合仿真环境。接下来设置和spectre 仿真相同,不再赘述。
在用spectreverilog进行混仿时出现了这样的错误
*Error* Verilog-XL Executable 'verilog.vmx' cannot be located from $PATH.
Please specify correct location in Digital Simulation Options.
这就需要在敬祥神ADE中的simulation、option中的digital指定verilog.vmx文件的绝对路径。/abc/cadence/IUS58/tools/verilog/bin/verilog.vxm
C. 请问 用什么软件来 编写verilog 语言
请问 用什么软件来 编写verilog 语言?
首先,应该是用什么软件来仿真 verilog语言描述的电路。
用ModelSim VCS NCverilog都可以,ISE也有自带的仿真器的
使用ise吗? 为什么装上ise后有很多个可执行的exe文件,到底该运行哪个?
xilinx platform studio 应该是用这个,ISE是用来做RTL代码,仿真,综合的,下载的话要生成相应的bit流,然后下载,如果要出效果,还要写constrain文件,做管脚、时序等相应的设置
还有 想要生成能下载到fpga中的文件,是不是也是通过ise来生成的?
对,是用ISE来生成,综合 布局布局行睁线桐岁后,生成bit流文件,通过并口和Jtag都可以下载
写vhdl可以用 quartus
还有个软件叫 xilinx platform studio 这个带陆是用来干什么的?
这个软件已经解释了,我回去看看实验室电脑给你确认下,成天用vcs,ISE好久没碰了
谢谢
有问题在联系
D. Verilog HDL 需要用什么软件仿真呢
ModelSim是HDL语言专用的仿真软件。
Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保森圆护IP核,个性化的图形界面和用户友春兆接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
(4)verilog用什么软件扩展阅读:
ModelSim有几种不同的版本:SE、PE、LE和OEM,其中SE是最高级的版本,而集成在 Actel、Atmel、Altera、Xilinx以及Lattice等FPGA厂商设计工具中的均是其OEM版本。
SE版和OEM版在功能和性能方面有较大差别,比如对于大家都关心的仿真速度问好租题,以Xilinx公司提供的OEM版本ModelSim XE为例,对于代码少于40000行的设计,ModelSim SE 比ModelSim XE要快10倍;对于代码超过40000行的设计,ModelSim SE要比ModelSim XE快近40倍。
E. verilog的设计软件是什么啊学习VERILOG语言要装什么软件啊
你可以安装Modelsim仿真软件,它既可以实现写代码(语言编程),编译,又可以仿真,易学易郑锋用,是现在普遍使用的电子软件;还有Quartus II开发环境软件,无论是工作在Unix,还是linux工作站还是PC机上,它都可以使你轻松地进行实行举丛明设计,编译综正告合和器件下载。它是一个综合性平台,我还是建议你先学习Modelsim,它易学易用。
F. veriloga 的用什么软件编译,什么仿真
可以使用MAXPLUS II软掘盯稿件进行编译仿真(简单易上手),不过它只能仿真本身程则谈序的时序功能。如果想附带外接电判孝路或者单片机的话,modelsim软件也是不错的选择。
G. verilog编程的软件平台除了Quartus还有什么
verilog编程的软件平台除了Quartus还有Xilinx公司提供的ISE平台,是相对容易使用的、首屈衫早一指的PLD设计环境
!
阅读链接:
Xilinx公司的ISE开发设计软件的工程设计流程蠢拦,或档雀具体分为五个步骤:
1.
输入(Design
Entry)
2.
综合(Synthesis)
3.
实现(Implementation)
4.
验证(Verification)
5.
下载(Download)。
H. uvm验证用什么软件
systemverilog软件比较好。
uvm/ovm 环境方便移植,环境架构清晰,环境组件连接方便,用户无需纠结于这些方面,可集中精力进行组件本身的开发,如driver,rm。 在大规模验证时,使用uvm/ovm方法的优势更加明显。
2021年10月8日,为防止未成年人沉迷网络游戏,维护未成年人合法权益,文化和旅游部印发通知,部署各地文化市场综合执法机构进一步加强网络游戏市场执法监管。尘悔据悉,文化和旅游部要求各地文化市场综合执法机构会同行业管理部门。
重点针对时段时长限制、实名注册和登录等防止未成年人沉迷网络游戏管理措施落实情况,加大辖区内搭没网络游戏企业的执法检查频次和力度;加强网络巡查,严查擅自上网出版的网络游戏;加强互联网上网服务知兄纳营业场所、游艺娱乐场所等相关文化市场领域执法监管,防止未成年人违规进入营业场所。
I. 有图有真相,verilog编写的工程文件,除了用Quatus II、ISE还能用什么软件打开
用modelsim可以打开,用记事本也可以打开
modelsim是做数字仿真的,用verilog编写程序可以在该软兆卜慎件族敬上面进行波形仿真,是一款弊桥很实用的工具。
另外在QuartusII 之前还有一款同一公司出的fpga综合软件叫做MAX,比Quartus容易上手,你可以试试
J. Verilog(Quartus)和ModelSim为什么要结合使用
Quartus II是ALTERA的FPGA设计软件,几乎可以跑完FPGA设计的整个流程,包括源代码输入,编译,仿真,综合,映射布局布线,FPGA芯片几乎被ALTERA,XILINX瓜分天下,既然你使用他们的芯片,使用他们的设计软件业并不稀奇,毕竟他自己最熟悉自己的芯片!并且某些步骤只能在他们的设计软件上来做,比如逻辑映射,也可以说是适配。
至于modelsim而言是mentor公司的仿真软件,功能强大。春和这里需要指出的是自quartus 10.0版本后,已经不自带仿真组建,你可以选择OEM版本的modelsim,也就是ALTERA_modelsim,对于初学者来说比mentor公司的modelsim SE不容易上手,比如需扒茄盯要自己编译器件库器件库!但是和modeisim SE相比有什么不足,我还真不好说!因为没有用过OEM版本的,都是用的modelsim SE。
其实如果你玩熟悉quartus 和modelsim已经说基本可以胜任FPGA开发的整个流程。但是其他公司的第三方设计软件也是非常纳孝强大!也是很优秀的,比如synopsys公司的Synplify,做综合,是比quartus自带的综合器优秀的,当然synopsys公司还有很多强大的软件,可以提高你设计可靠性,这一点恐怕ALTERA在这些领域也宁不过他们!这里不再赘述。
所以呢!你现在了解的基本够用!但是如果需要提高自己,这些软件还是熟悉的好!
并且你要明白synopsys的很多软件已经不支持windows平台,所以熟悉下linux还是有必要的。